X-Git-Url: https://git.ucc.asn.au/?a=blobdiff_plain;f=UDI%2Fdrivers%2Fnet_ne2000%2Fne2000_pio.h;h=b485348b99750dc888aae39e8b63ae3697278d65;hb=908b2db268216ad0ebd57886f02038ba0d38499e;hp=cc15146eed954f91c389fbcadce6138222860e75;hpb=5768f804e189e78b8993602aa835524b459414be;p=tpg%2Facess2.git diff --git a/UDI/drivers/net_ne2000/ne2000_pio.h b/UDI/drivers/net_ne2000/ne2000_pio.h index cc15146e..b485348b 100644 --- a/UDI/drivers/net_ne2000/ne2000_pio.h +++ b/UDI/drivers/net_ne2000/ne2000_pio.h @@ -201,7 +201,42 @@ udi_pio_trans_t ne2k_pio_irqack[] = { // // udi_pio_trans_t ne2k_pio_tx[] = { - + // Switch to page 0 + // CMD = 0x40|0x21 [Page1, NoDMA, Stop] + PIO_MOV_RI1(R0, 0x40|0x21), + PIO_OUT_RI1(R0, NE2K_REG_CMD), + // Clear RDMA + PIO_MOV_RI1(R0, 0x40), + PIO_OUT_RI1(R0, NE2K_REG_ISR), + // Send size (TBCR, RBCR) + PIO_MOV_RI1(R1, 0x00), + {UDI_PIO_LOAD|UDI_PIO_MEM|UDI_PIO_R0, UDI_PIO_2BYTE, UDI_PIO_R1}, + PIO_OUT_RI1(R0, NE2K_REG_TBCR0), + PIO_OUT_RI1(R0, NE2K_REG_RBCR0), + {UDI_PIO_SHIFT_RIGHT|UDI_PIO_R0, UDI_PIO_2BYTE, 8}, + PIO_OUT_RI1(R0, NE2K_REG_TBCR1), + PIO_OUT_RI1(R0, NE2K_REG_RBCR1), + // Set up transfer + PIO_MOV_RI1(R0, 0x00), + PIO_OUT_RI1(R0, NE2K_REG_RSAR0), + PIO_MOV_RI1(R0, NE2K_TX_FIRST_PG), // single TX memory range + PIO_OUT_RI1(R0, NE2K_REG_RSAR1), + // Start + PIO_MOV_RI1(R0, 0x12), + PIO_OUT_RI1(R0, NE2K_REG_CMD), + // Send data + PIO_MOV_RI1(R0, 0), // - Buffer offset (increment by 2) + PIO_MOV_RI1(R1, NE2K_REG_MEM), // - Reg offset (no increment) + PIO_MOV_RI1(R2, 256/2), // - 128 iterations + {UDI_PIO_REP_OUT_IND, UDI_PIO_2BYTE, + UDI_PIO_REP_ARGS(UDI_PIO_BUF, UDI_PIO_R0, 2, UDI_PIO_R1, 0, UDI_PIO_R2)}, + // Wait for completion (TODO: IRQ quit and wait for IRQ) + // Request send + PIO_MOV_RI1(R0, NE2K_TX_FIRST_PG), + PIO_OUT_RI1(R0, NE2K_REG_TPSR), + PIO_MOV_RI1(R0, 0x10|0x04|0x02), + PIO_OUT_RI1(R0, NE2K_REG_CMD), + {UDI_PIO_END_IMM, UDI_PIO_2BYTE, 0}, }; struct {