Kernel/arm7 - Updated ARM7 code to newer HAL API changes
[tpg/acess2.git] / Kernel / arch / arm7 / include / mm_virt.h
1 /*
2  * Acess2
3  * ARM7 Virtual Memory Manager Header
4  */
5 #ifndef _MM_VIRT_H_
6 #define _MM_VIRT_H_
7
8 #define MM_USER_MIN     0x00001000
9 #define USER_LIB_MAX    0x7F800000
10 #define MM_PPD_HANDLES  0x7F800000
11 #define MM_TABLE0USER   0x7F900000      // 2 GiB - 16 KiB
12 #define MM_TABLE1USER   0x7FC00000      // 2 GiB - 4 MiB
13
14 // Page Blocks are 12-bits wide (12 address bits used)
15 // Hence, the table is 16KiB large (and must be so aligned)
16 // and each block addresses 1MiB of data
17
18 // First level table is aligned to 16KiB (restriction of TTBR reg)
19 // - VMSAv6 uses two TTBR regs, determined by bit 31
20
21 //#define KERNEL_BASE   0x80000000      // 2GiB
22
23 #define MM_KHEAP_BASE   0x80800000      // 8MiB of kernel code
24 #define MM_KHEAP_MAX    0xC0000000      // ~1GiB of kernel heap
25
26 #define MM_MODULE_MIN   0xC0000000      // - 0xD0000000
27 #define MM_MODULE_MAX   0xD0000000
28
29 // PMM Data, giving it 256MiB is overkill, but it's unused atm
30 #define MM_MAXPHYSPAGE  (1024*1024)
31 // 2^(32-12) max pages
32 // 8.125 bytes per page (for bitmap allocation)
33 // = 8.125 MiB
34 #define MM_PMM_BASE     0xE0000000
35 #define MM_PMM_END      0xF0000000
36
37 #define MM_HWMAP_BASE   0xF0000000      // Ent 0xF00
38 #define MM_HWMAP_END    0xFE000000
39 #define MM_TMPMAP_BASE  0xFE000000
40 #define MM_TMPMAP_END   0xFF000000
41
42 #define MM_KERNEL_VFS   0xFF000000      // 
43 #define MM_TABLE1KERN   0xFF800000      // - 0x???????? 4MiB
44 #define MM_TABLE0KERN   0xFFC00000      // - 0xFFE04000 16KiB
45
46 #endif

UCC git Repository :: git.ucc.asn.au