UDI/16c550 - Untested TX, planning RX
[tpg/acess2.git] / UDI / drivers / uart_16c550 / uart16c550_pio.h
1 #define PIO_op_RI(op, reg, sz, val)     {UDI_PIO_##op+UDI_PIO_DIRECT+UDI_PIO_##reg, UDI_PIO_##sz##BYTE, val}
2 #define PIO_MOV_RI2(reg, val)   PIO_op_RI(LOAD_IMM, reg, 2, val)
3 #define PIO_MOV_RI1(reg, val)   PIO_op_RI(LOAD_IMM, reg, 1, val)
4 #define PIO_OUT_RI1(reg, ofs)   PIO_op_RI(OUT, reg, 1, ofs)
5 #define PIO_IN_RI1(reg, ofs)    PIO_op_RI(IN, reg, 1, ofs)
6
7 //
8 // Reset
9 // 
10 udi_pio_trans_t uart_pio_reset[] = {
11         // TODO: Programmable baud rate
12         PIO_MOV_RI1(R0, 0x00),
13         PIO_OUT_RI1(R0, 1),     // +1 = 0x00 - Disable interrupts
14         PIO_MOV_RI1(R0, 0x80),
15         PIO_OUT_RI1(R0, 3),     // +3 = 0x80 - Enable DLAB
16         PIO_MOV_RI1(R0, 0x01),
17         PIO_OUT_RI1(R0, 0),     // +0 = 0x01 - Divisor low      (115200 baud)
18         PIO_MOV_RI1(R0, 0x00),
19         PIO_OUT_RI1(R0, 1),     // +1 = 0x00 - Divisor high
20         PIO_MOV_RI1(R0, 0x03),
21         PIO_OUT_RI1(R0, 3),     // +3 = 0x03 - 8n1
22         PIO_MOV_RI1(R0, 0xC7),
23         PIO_OUT_RI1(R0, 2),     // +2 = 0xC7 - Clear FIFO, 14-byte threshold
24         PIO_MOV_RI1(R0, 0x0B),
25         PIO_OUT_RI1(R0, 4),     // +4 = 0x0B - IRQs enabled, RTS/DSR set
26         PIO_MOV_RI1(R0, 0x0B),
27         PIO_OUT_RI1(R0, 1),     // +1 = 0x05 - Enable ERBFI (Rx Full), ELSI (Line Status)
28         {UDI_PIO_END, UDI_PIO_2BYTE, 0}
29 };
30 //
31 // Transmit
32 //
33 udi_pio_trans_t uart_pio_tx[] = {
34         // while( (inb(SERIAL_PORT + 5) & 0x20) == 0 );
35         // outb(SERIAL_PORT, ch);
36         
37         // R0: Temp
38         // R1: Byte to write
39         // R2: Buffer size
40         // R3: Position
41         {UDI_PIO_LOAD_IMM+UDI_PIO_DIRECT+UDI_PIO_R0, UDI_PIO_2BYTE, 0},
42         {UDI_PIO_LOAD+UDI_PIO_MEM+UDI_PIO_R0, UDI_PIO_4BYTE, UDI_PIO_R2},
43         
44         {UDI_PIO_LABEL, 0, 1},  // Loop top
45         
46         PIO_op_RI(LOAD, R0, 2, UDI_PIO_R3),
47         PIO_op_RI(SUB, R0, 2, UDI_PIO_R2),
48         {UDI_PIO_CSKIP+UDI_PIO_R0, UDI_PIO_1BYTE, UDI_PIO_Z},
49         {UDI_PIO_BRANCH, 0, 3},
50         
51         // Load byte into R1 (and increment R3)
52         {UDI_PIO_LOAD+UDI_PIO_BUF+UDI_PIO_R3, UDI_PIO_1BYTE, UDI_PIO_R1},
53         PIO_op_RI(ADD_IMM, R3, 2, 1),
54         
55         // TX single byte from R1
56         // - Wait for FIFO to clear
57         {UDI_PIO_LABEL, 0, 2},
58         PIO_IN_RI1(R0, 5),
59         {UDI_PIO_AND_IMM+UDI_PIO_DIRECT+UDI_PIO_DIRECT, UDI_PIO_1BYTE, 0x20},
60         {UDI_PIO_CSKIP+UDI_PIO_R0, UDI_PIO_1BYTE, UDI_PIO_Z},
61         {UDI_PIO_BRANCH, 0, 1},
62         // - TX
63         PIO_OUT_RI1(R1, 0),
64         {UDI_PIO_BRANCH, 0, 2},
65         
66         // Done
67         {UDI_PIO_LABEL, 0, 3},
68         {UDI_PIO_END, UDI_PIO_2BYTE, 0}
69 };
70 //
71 // Recieve (interrupt)
72 //
73 udi_pio_trans_t uart_pio_rx[] = {
74         // if( (inb(SERIAL_PORT+5) & 0x01) == 0 )
75         //      return -1;
76         // return inb(SERIAL_PORT); 
77         {UDI_PIO_END, UDI_PIO_2BYTE, 0}
78 };
79
80 #define ARRAY_SIZEOF(arr)       (sizeof(arr)/sizeof(arr[0]))
81
82 struct {
83         udi_pio_trans_t *trans_list;
84         udi_ubit16_t    list_length;
85         udi_ubit16_t    pio_attributes;
86 } uart_pio_ops[] = {
87         [PIO_RESET]  = {uart_pio_reset, ARRAY_SIZEOF(uart_pio_reset), 0},
88         [PIO_TX]     = {uart_pio_tx, ARRAY_SIZEOF(uart_pio_tx), 0},
89         [PIO_RX]     = {uart_pio_rx, ARRAY_SIZEOF(uart_pio_rx), 0},
90 };
91 //const int UART_NUM_PIO_OPS = ARRAY_SIZEOF(uart_pio_ops);
92

UCC git Repository :: git.ucc.asn.au